Participez à un atelier technique conjoint CMC/SoC Labs axé sur les dernières initiatives visant à simplifier la conception et la fabrication des systèmes sur puce (SoC).
Cette session présentera l’ensemble du cycle de développement d’un SoC en utilisant nanoSoC, une conception de référence de microcontrôleur SoC basée sur Arm, et démontrera comment les flux de travail Cadence éprouvés en silicium et un nœud technologique GlobalFoundries — disponible via CMC — peuvent aider à réduire les obstacles à la conception et à accélérer l’innovation.
Vous découvrirez comment la réutilisation d’IP, des environnements d’outils maintenus et des exemples de flux de travail peuvent rendre la conception de SoC plus accessible, tant pour les développeurs débutants qu’expérimentés. L’atelier met également en avant des exemples concrets d’intégration d’accélérateurs pour les charges de travail IA/ML, ainsi que des méthodes d’interfaçage utilisant des systèmes de capteurs analogiques en entrée.
Que vous exploriez le développement SoC pour la première fois ou que vous planifiiez un projet de recherche matérielle à faible risque, cette session vous aidera à clarifier votre chemin vers la conception, la mise en œuvre et le tape-out.
Points clés
- Le cycle complet de développement SoC — de la conception à la fabrication
- Comment nanoSoC permet la réutilisation d’IP pour un prototypage plus rapide
- Utilisation des flux de travail Cadence éprouvés en silicium via CMC
- Intégration d’accélérateurs pour l’IA/ML et des frontaux analogiques pour capteurs
- Comment simplifier le tape-out pour la recherche et les plateformes matérielles en phase initiale
Public cible
- Architectes SoC et concepteurs de puces
- Chercheurs et étudiants diplômés en microélectronique
- Développeurs d’accélérateurs matériels et IA/ML
- Toute personne explorant la conception expérimentale de SoC
Présentateurs et hôtes
John Darlington
Responsable, SoC Labs
Université de Southampton
John Darlington fait partie du département Électronique et Informatique de l’Université de Southampton, où il collabore avec Arm depuis plus de 18 ans. Il dirige la communauté mondiale SoC Labs, reliant un réseau de plus de 120 universités travaillant sur la conception matérielle réutilisable basée sur Arm.
John développe des architectures de référence SoC et collabore étroitement avec l’industrie pour faire progresser les capacités de fabrication de semi-conducteurs au Royaume-Uni.
Daniel Newbrook
Ingénieur principal en conception ASIC
Université de Southampton
Daniel Newbrook est ingénieur principal en conception ASIC à l’Université de Southampton, collaborant avec SoC Labs et Arm. Son travail se concentre sur les architectures SoC réutilisables conçues pour l’intégration d’accélérateurs matériels.
Daniel est spécialisé dans les implémentations ASIC à faible consommation et soutient les équipes de recherche dans le développement de solutions SoC modulaires pour un prototypage silicium rentable.
À propos des organismes hôtes
Prêt à accélérer votre prochain projet SoC ?
Inscrivez-vous dès maintenant et découvrez comment SoC Labs et CMC peuvent simplifier votre chemin de la conception au silicium.